| 8. Интерфейс с внешней памятью в чипах Cyclone III. |
|-----------------------------------------------------|
|                                                     |
|                                                     |
|                                                     |

### Перевод: - Егоров А.В.-2010 г.

# Опциональные выводы: паритета, DM и кодирования коррекции ошибок

Чипы семейства Cyclone III поддерживают паритет в режимах ×9, ×18 и ×36. Один бит паритета доступен для каждых восьми битов на выводах данных. Вы можете использовать любой из DQ выводов под паритет в чипах семейства Cyclone III, поскольку выводы паритета обрабатываются и конфигурируются также как и DQ выводы.

Выводы DM требуются только для записи в чипы DDR2 и DDR SDRAM. Чипы QDR II SRAM используют сигнал BWS# для выбора байта для записи в память. Низкий уровень сигнала на выводе DM или BWS# показывает, что запись правильная. Перевод сигнала на выводе DM или BWS# показывает, что память маскирует DQ сигналы. Каждая группа сигналов DQS и DQ имеет один вывод DM. Также как и выходные сигналы DQ, сигналы DM тактируются сдвинутым по фазе на -90° тактом.

В чипах семейства Cyclone III, выводы DM предписаны выходным выводам чипа. Компоновщик Quartus II рассматривает выводы DQ и DM в группе DQS наравне при выполнении размещения. Предназначенные выводы DQ и DM — это привелегированные выводы.

Большинство чипов DDR2 SDRAM и DDR SDRAM поддерживают кодирование коррекции ошибок (ECC) — метод детектирования и автоматической коррекции ошибок при передачи данных. В 72-х битовой DDR2 SDRAM или DDR SDRAM есть восемь выводов ECC и 64 вывода данных. Подключайте выводы DDR2 и DDR SDRAM ECC к разным группам DQS и DQ в чипах семейства Cyclone III. Контроллеру памяти потребуется дополнительная логика для кодирования и декодирования ECC данных.

### Адресные и контрольные/командные выводы

Сигналы адреса и контрольные или командные сигналы обычно посылаются на одной скорости данных. Вы можете использовать любой из пользовательских I/O выводов во всех I/O банках чипов семейства Cyclone III для генерации сигналов адреса и контрольных или командных сигналов для чипа памяти.

Чипы семейства Cyclone III не поддерживают QDR II SRAM, разбитые на две части.

### Тактовые выводы памяти

В интерфейсах памяти DDR2 and DDR SDRAM сигналы тактов памяти (СК и СК#) используются для захвата сигналов адреса и контрольных и командных сигналов. Точно также и чипы QDR II SRAM используют такты записи (К и К#) для захвата сигналов адреса и команд. Сигналы СК/СК# и К/К# генерируются похожими на стробы записи данных, с использованием DDIO регистров в чипах семейства Cyclone III.

Выводы СК/СК# должны размещаться на дифференциальных I/O выводах и не могут размещаться в тех же столбцах или строках, что и DQ выводы.

# Семейство чипов Cyclone III. Интерфейс с памятью. Средства

В этой секции описывыются интрефейсы памяти чипов семейства Cyclone III, включая входные регистры DDR, выходные регистры DDR, ОСТ и петлю защёлкивания фазы (PLLs).

# Входные регистры DDR

Входные регистры DDR реализуются на трёх логических элементах (LE) регистров для каждого DQ вывода. Эти логические элементы располагаются в блоке массива логики (LAB) радом с входным выводом DDR.

На рисунке 8-4 показаны входные регистры в чипах Cyclone III.

Figure 8-4. Cyclone III Device Family DDR Input Registers



Данные DDR сначала поступают на два регистра, входной регистр AI и входной регистр BI.

- Входной регистр AI захватывает данные DDR на нарастающем фронте тактов
- Входной регистр ВІ захватывает данные DDR на спадающем фронте тактов
- Регистр СI выравнивает данные по системному такту

Данные от входного регистра DDR поступают на два регистра sync\_reg\_h и sync\_reg\_l, затем данные обычно передаются в блок FIFO для синхронизации двух потоков данных по нарастающему фронту системного такта. Поскольку такт захвата чтения генерируется в PLL, сигнал стробирования данных чтения (DQS или CQ) не используется во время операции чтения в чипах семейства Cyclone III; поэтому заключение не применяется в этом случае.

## Выходные регистры DDR

Специальный блок записи DDIO реализован на путях выхода DDR и разрешения выхода.

На рисунке 8-5 показано, как реализован специальный блок записи DDIO в регистрах I/O элемента (IOE).

Figure 8-5. Cyclone III Device Family Dedicated Write DDIO



Два выходных регистра DDR расположены в блоке I/O элемента (IOE). Два последовательных потока данных, подводимых через datain\_I и datain\_h, поступают на два регистра, выходные регистры Ао и Во, соответственно, по одному фронту такта. Выход регистра Ао захватывается по спадающему фронту такта, когда выход регистра Во захватывается по нарастающему фронту такта. Выходы регистров мультиплексируются общим тактом и поступают на выходной вывод DDR на удвоенной скорости передачи.

Путь разрешения выхода DDR похож по своей структуре на путь выхода DDR в блоке IOE. Второй регистр разрешения выхода создаёт преамбулу для строба DQS в интерфейсе с внешней памятью DDR. Активный нуль регистра разрешения выхода переводит вывод в высоко импедансное состояние на половину тактового цикла, удовретворяя спецификации преамбулы DQS записи во внешнюю память.

За дополнительной информацией об IOE регистрах в чипах семейства Cyclone III, обратитесь к главе "Средства ввода/вывода в чипах Cyclone III".

На рисунке 8-6 показан второй регистр разрешения выхода, переводящий DQS в высоко импедансное состояние на половину тактового цикла во время операции записи.

Figure 8–6. Extending the OE Disable by Half a Clock Cycle for a Write Transaction (Note 1)



Примечание к рисунку 8-6:

(1) Временные диаграммы отображают результат симуляции. Сигнал ОЕ в активном нуле на чипе. Однако, программа Quartus II переводит его в активную единицу и автоматически добавляет инвертор перед входом D в АОЕ регистре.

### OCT

Чипы семейства Cyclone III поддерживают калибровку оконечной схемы на чипе (RS OCT) в обоих вертикальных и горизонтальных I/O банках. Чтобы использовать ОСТ, вы должны использовать выводы RUP и RDN для каждого контрольного блока RS OCT (один на каждой стороне). Вы можете использовать блок калибровки ОСТ для калибровки одного вида оконечной схемы с одним VCCIO, подводимым к этой стороне.

За дополнительной информацией о блоке калибровки ОСТ в чипах семейства Cyclone III, обратитесь к главе "Средства ввода/вывода в чипах Cyclone III".

### **PLL**

Для огранизации интрефейса с внешней памятью используется PLL для генерации системного такта памяти, такта записи, такта захвата и такта ядра логики. Системный такт генерирует сигналы записи DQS, команды и адрес. Такт записи сдвинут на -90° от системного такта и генерирует сигналы DQ во время записи. Вы можете использовать средство реконфигурации PLL для калибровки фазового сдвига захвата чтения, чтобы сбалансировать временной запас установки и удержания.

PLL реализуется в мегафункции ALTMEMPHY. Все выходы PLL используются, когда мегафункция ALTMEMPHY применяется для интерфейса с внешней памятью.

Для дополнительной информацией о том, как используются выходы PLL мегафункцией ALTMEMPHY, обратитесь к разделу "Литература: Интерфейсы с внешней памятью" на сайте Altera.

За дополнительной информацией о PLL в чипах семейства Cyclone III, обратитесь к главе "Тактовые сети и PLLs в чипах Cyclone III".